浅谈新软件无线电通信方案
出处:DONG1035 发布于:2011-07-23 08:09:26
软件无线电是以一个通用、标准、模块化的硬件平台为依托,通过软件编程来实现无线电台的各种功能,从基于硬件、面向用途的电台设计方法中解放出来。功能的软件化实现势力要求减少功能单一、灵活性差的硬件电路,尤其是减少模拟环节,把数字化处理尽量靠近。软件无线电(softwareradio)在一个开放的公共硬件平台上利用不同可编程的软件方法实现所需要的无线电系统。简称SWR。理想的软件无线电应当是一种全部可软件编程的无线电,并以无线电平台具有的灵活性为特征。全部可编程包括可编程射频(RF)波段、信道接入方式和信道调制。
理想的软件无线电是多频段、多模式、开放式体系结构,其无线功能通过加载软件来实现,从而提供多种无线电通信业务。软件无线电的基本平台包括:天线、多频段射频(RF)、宽带A/D(D/A)转换器和DSP处理器等,如图所示。
软件无线电将A/D和D/A向RF靠近,由基带移到中频甚至到射频,用可编程能力强的DSP或FPGA器件代替专用的数字电路,进行A/D后的一系列处理,使系统硬件结构与功能相对独立,这样就可以基于一个相对通用的硬件平台,通过软件实现不同的通信功能,并可对工作频率、系统频宽、调制方式、信源编码加以编程控制,系统灵活性大大增强。功能强大的软件开发工具可以根据通信技术的发展和需求,修改各工作模块以实现系统升级。
北京太速科技有限公司自主研发,基于CPCI架构,符合PICMG2.0 D3.0标准,包含双TI TMS320C6455、Xilinx FPGA XC5VSX95T-1FF1136C的开发平台,是软件无线电处理的解决方案。
一、系统结构如下:
二、处理板技术指标
1.AD部分 2路AD输入,器件采用ADS62P49,采样率支持250MSPS,为14bit数据。输入信号幅值1V,50欧姆,物理接口为 SMA。
2.DA 部分 2路DAC输出,器件采用AD9777,转换率为160MHz,为14bit数据。输出信号幅值1V,50欧姆,物理接口为SMA。
三 、DSP芯片部分
1.DSP时钟主频1GHz,支持1.2GHz
2.独立, 板载 DDR2-500 512MB
3.PCI接口支持Master和Slave,32bit/33MHz或者32bit/66MHz。
4.双DSP与FPGA采用EMIF和Mcbps连接,EMIF支持16bit、32bit、64bit宽度,速度100MHz。
5.支持32MB-128MB Nor Flash
6.支持千兆网络接口
7.两片C6455之间通过RapidIO的方式耦合在一起,之间双向传输速率可达10Gbps。
四、FPGA芯片部分
FPGA采用 Xilinx新一代高端V5系列芯片,选择型号为:XC5VSX95T-1FF1136C,
XC5VSX95T 具有逻辑模块160 x 54 RAM模块1,120Kb,DSP48E 640个,CMT时钟
管理6个 RocketIO GTP 16个,总IObank 20个,使用IO数680个。
1.外接DDR2内存条,支持到2GB。
2.外部参考时钟输入功能,接口为SMA。
3.外部事件触发输入功能,接口为SMA。
4.拨码输入/ 灯指示。
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//domainnameq.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。
- 一文搞懂天线与阻抗匹配调试方法2025/6/24 16:55:30
- ADI MAX22500 系列:突破 RS - 485 高速长距离传输瓶颈2025/6/24 16:18:39
- wifi信号强度标准和穿墙有什么区别2025/6/23 16:50:46
- 探秘 PLL 技术:FPGA 动态调频与展频功能的关键所在2025/6/21 14:27:14
- RS485 通信数据收发机制全解析2025/6/20 15:34:14